Altium Designer 22 est enfin disponible ! Cliquez ici pour consulter les nouveautés de cette édition… Pour en savoir plus sur nos formations Altium Designer 22, consultez notre page de Formation. Pour vous inscrire, contactez-nous.
En remplissant ce sondage, vous acceptez de recevoir des informations de la part de EDA Expert. Les informations recueillies sur ce formulaire sont enregistrées dans un fichier informatisé par EDA Expert pour permettre de vous adresser des contenus adaptés à vos centres d’intérêt. Elles sont destinées au service marketing, conformément à la loi « informatique et libertés », vous pouvez exercer votre droit d’accès aux données vous concernant et les faire rectifier en écrivant à marketing@eda-expert.com.
Objectifs
L’objectif est d’acquérir les connaissances sur une utilisation personnalisée d’Altium Designer.
Type de public
Cette formation s’adresse aux techniciens et aux ingénieurs en électronique.
Contenu
Concevez vous-même votre programme personnalisable en cochant les points que vous souhaitez aborder :
Partenaire

Prérequis
La formation se déroule en français. Des connaissances générales en électronique incluant les termes techniques en anglais et en conception d’une carte électronique sont requises.
Configuration
Configuration logicielle
- Altium Designer 23
Moyen Pédagogique
- Présentiel ou à distance
- Présentation par vidéo projecteur et partage de l’écran du formateur
- Fourniture du manuel de formation (théorique et exercice) et d’une licence temporaire d’Altium Designer
- Mise à disposition du matériel pour la prise de notes (carnet et stylo) et d’une clé USB pour la sauvegarde des fichiers de formation

Encadrement
Formateur agrée et certifié par Altium – Ingénieur électronique – Expert en conception et en routage
Sanction de la formation et modalité de suivi
- Evaluation avec l’exécution des exercices
- Fiches de présence émargées
- Enquête de satisfaction
- Remise d »une attestation de formation

Durée – Délai d’inscription – Tarif
La durée de la formation dépendra du programme sélectionné, le tarif sera déterminé en fonction du nombre de participants et du nombre de jours nécessaires.
Lieu de formation
Formation à distance, ou en présentiel (dans les locaux de EDA Expert ou sur site de votre choix).
FNE-Formation 2021
Le dispositif FNE-Formation évolue avec des critères beaucoup plus souples que les précédents : Les entreprises en mutation et/ou en reprise d’activité deviennent éligibles à ce dispositif. Un sacré élargissement des bénéficiaires, notamment pour certaines entreprises qui n’avaient encore jamais pu y prétendre. C’est le moment ! Les softs skills redeviennent éligibles de plein droit […]
Réseau des Electroniciens du CNRS
Partenaire de longue date du CNRS, organisme de formations sur Altium Designer et sur la conception avancée de carte électronique, fournisseur de solutions CAO électronique et du FPGA, la société EDA Expert a été présente à la 3ème Ecole Technologique du Réseau des Electroniciens du CNRS, le mardi 23 novembre 2021. Les participants ont pu […]
Nouvelle prestation proposée par EDA Expert – Le calcul du MTBF du système électronique
En partenariat avec la société BQR, l’un des leaders mondiaux dans le domaine de la qualification de la fiabilité des systèmes électroniques , 30 ans d’expérience approfondie en ingénierie dans l’analyse de 3 500 projets dans les secteurs de la défense, de l’aérospatiale, du gaz et du pétrole, du rail, de l’automobile, du médical, des […]
Calendrier de formation 2022
La société EDA Expert, organisme de formation sous le numéro 11 94 08144 94 auprès du préfet de région d’Ile de France, référencée dans DATADOCK sous le numéro d’identification 0004166, et certifié QUALIOPI sous le numéro FR063306-1, publie le calendrier des formations en session inter-entreprise pour 2022.
Objectifs
L’objectif est d’apporter les compétences et le savoir-faire nécessaires pour concevoir et coder des modules HDL pour des architectures FPGA complexes afin de cibler la mise en œuvre de protocoles de communication à haut débit utilisant les émetteurs-récepteurs (transceivers) intégrés à l’intérieur des FPGA
Type de public
Cette formation s’adresse aux ingénieurs Firmware / FPGA ou en logiciel qui ont l’intention de maîtriser les transceivers FPGA au niveau système
Prérequis
Des connaissances en électronique générale, en VHDL ou en Verilog et en architecture FPGA
Configuration
- Ordinateur récent (i5 ou i7) et un 2ème écran
- Windows 10 64 bits
- Minimum 6 GO de RAM
- Résolution recommandée : 1920 x 1080
Moyen Pédagogique
- Présentiel ou à distance
- Présentation par vidéo projecteur et partage de l’écran du formateur
- Fourniture du manuel de formation (théorique et exercice)
- Fourniture pour la prise de note et une clé USB pour la sauvegarde des fichiers de formation
- Xilinx Vivado System Edition
Contenu
Jour 1
- Architecture et ressources des transceivers Xilinx
- Approfondissement des blocs transceivers Kintex/Virtex 7, Zynq UltraScale+ MPSoC
- Exigences de l’horloge de synchronisation des transceivers
- Exigences des transceivers FPGA dans le routage des PCB

Jour 2
- Approfondissement sur les schémas de codage utilisés pour la communication à haut débit (8b/10b, … 128b/130b)
- Mise en place dans le FPGA des protocoles de communication à haut débit les plus utilisés (JESD204B, CPRI, Aurora, PCIe…)
- Les protocoles AXI4, AXI stream et le Network on- Chip (NoC) Communication à Packet et à latence déterministe

Jour 3
- Interfaçage des transceivers avec des modules externes ADC/DAC/Optique/…
- Techniques de synchronisation multi-voies entre transceivers Contrôle de plusieurs transceivers à partir d’un CPU embarqué
- Interfaçage FPGA avec des mémoires externes haut-débit
Nous viserons à réaliser 4 exercices parmi la liste ci-dessous :
- Analyse de l’IBERT d’une liaison haut-débit et rattrapage des imperfections du PCB
- Interfaçage et synchronisation du FPGA avec ADC/DAC parallèle haute vitesse
- Interfaçage et synchronisation FPGA avec ADC/DAC multi-voies haute vitesse
- Implémentation d’une liaison optique Multi-Gigabit avec les transceivers
- Interfaçage avec les transceivers FPGA à partir du CPU interne
- Implémentation d’un « eye-scan » software à partir du CPU interne
Encadrement
Ingénieur électronique depuis 25 ans – Expert en conception FPGA et en traitement du signal
Sanction et modalité de suivi
- Fiches de présence émargées
- Enquête de satisfaction
- Remise d »une attestation avec évaluation des acquis
Durée – Délais d’inscription – Tarif
Cette formation dure 3 jours, l’inscription doit être validée au plus tard 2 jours avant la date de session. Le tarif est 2400€ HT par personne pour une participation à une formation planifiée en inter-entreprise.
Lieu de formation
Dans les locaux de EDA Expert pour une formation en présentiel en inter entreprise.
Sessions de formation en inter entreprise à venir
Nous consulterPour vous inscrire…
Objectifs
L’objectif est d’apporter les compétences et le savoir-faire nécessaires pour concevoir et mettre en œuvre, sur FPGA, des algorithmes DSP complexes qui sont principalement utilisés dans les systèmes de télécommunication. Le savoir-faire et la méthodologie acquis au cours de la formation aideront à faciliter la conception d’autres blocs DSP
Type de public
Cette formation s’adresse aux ingénieurs et aux concepteurs DSP, qui ont l’intention de réaliser le traitement du signal dans un FPGA
Prérequis
Des connaissances en électronique générale, en traitement du signal et en FPGA
Configuration
- Ordinateur récent (i5 ou i7) et un 2ème écran
- Windows 10 64 bits
- Minimum 6 GO de RAM
- Résolution recommandée : 1920 x 1080
Moyen Pédagogique
- Présentiel ou à distance
- Présentation par vidéo projecteur et partage de l’écran du formateur
- Fourniture du manuel de formation (théorique et exercice)
- Fourniture pour la prise de note et une clé USB pour la sauvegarde des fichiers de formation
- Xilinx Vivado System Edition
Contenu
Jour 1 :
- Théorie utile pour le Traitement Numérique de Signal
- Représentations à virgule fixe et flottante pour DSP
- Techniques de conception de filtres numériques
- Détails du blocs Xilinx DSP48
Jour 2 :
- Traitement des signaux multi-débits (Multi-rate)
- Traitement numérique des signaux en Bande de Base
- Digital Up Conversion (DUC)
- Digital Down Conversion (DDC)
Jour 3 :
- Les techniques et défis de l’interface FPGA avec ADC/DAC haute vitesse
- Techniques de filtrage pour des taux d’échantillonnage extrêmement élevés
- Optimisations du filtrage FPGA et techniques de réduction des ressources
- Techniques de filtrage FPGA avec moins ou pas de multiplicateur DSP
Nous viserons à réaliser 4 exercices parmi la liste ci-dessous :
- Conception & Implémentation d’un filtre FIR
- Conception & Implémentation d’un filtre CIC
- Conception & Implémentation d’un filtre polyphasé
- Conception & Implémentation d’un Digital Up Converter (DUC)
- Conception & Implémentation d’un Digital Down Converter (DDC)
- Conception & Implémentation d’un filtre FIR avec 0 ressources DSP
Encadrement
Ingénieur électronique depuis 25 ans – Expert en conception FPGA et en traitement du signal
Sanction et modalité de suivi
- Fiches de présence émargées
- Enquête de satisfaction
- Remise d »une attestation avec évaluation des acquis
Durée – Délais d’inscription – Tarif
Cette formation dure 3 jours, l’inscription doit être validée au plus tard 2 jours avant la date de session. Le tarif est 2400€ HT par personne pour une participation à une formation planifiée en inter-entreprise.
Lieu de formation
Dans les locaux de EDA Expert pour une formation en présentiel en inter entreprise.